浅谈D类功放(一)
近年来,D类放大器市场愈发活跃。作为一名在此领域沉浸十余年的设计工程师,笔者希望借本文,结合自身经验,对当前主流技术架构做一些简要梳理。
目前市面上的D类功放,从架构上主要可分为两种:
第一种为模拟输入型。该类放大器通过比较器将模拟音频信号调制成PWM信号,再进行功率放大。当处理数字音源时,需先将数字信号解码为模拟信号,流程可概括为 Digital → Analog → PWM,我们不妨将其简称为 DAP 架构。
第二种为数字输入型。该类放大器借助内部DSP,直接将PCM信号调制成PWM信号,省去了中间的 Digital → Analog 转换步骤,流程为 Digital → PWM,我们称之为 P2P 架构。
DAP 架构在市场上较为常见,集成芯片如 TI 的 TPA3116、TPA3225,ST 的 TDA7498,英飞凌的 MA5302MS 等,不一而足。分立器件方案则包括 IR 的 IRS 系列,以及基于北欧多家公司模块的设计。从输出结构来看,DAP 功放又可分为 N沟道对管和 PN沟道对管两种,例如 ST 的 TDA7498 便属于 PN 沟架构。供电方式则有单电源全桥输出与正负双电源半桥输出之分,英飞凌 MA5302MS、NXP TDA8954、IR 的 IRS 系列及北欧模块多采用正负电压半桥输出。
以上所述多为基于硅基MOSFET的方案,其死区时间(Td)相对较大。采用氮化镓(GaN)器件的方案目前仍较少,已知的有英飞凌与 EPC 的方案,其中实现商业化的主要是英飞凌的 EVAL_AUDAMP24 评估板,因其驱动集成度高,更易于实现;EPC 的 9106 方案则分立元件较多,设计更为复杂。总体而言,硅基MOSFET在开关速度与THD表现上均略逊于氮化镓器件。
在DAP架构中,Analog至PWM的转换依靠比较器完成,通过自振荡产生的三角波与输入正弦波合成PWM方波,这种方式带来的PWM频率抖动相对略大。由于DAP架构中的PWM功放部分可独立实现,只要掌握硬件设计即可开发,因此市场上厂商与DIY的同类产品较多。
P2P架构方面,国内目前已知仅有三家企业涉足:盛、林与珀璞。其中*盛曾推出两款机型后便未见更新。国外品牌则多将此类技术用于AV功放,且多数在国内代工后销往海外,国内市场较为少见。
DAP架构中常用的DSP芯片包括 TI 的 TAS5558、TAS5508,D2-Audio 的 DAE1-6 系列,ST 的 STA311B,以及 MPS 的 AX5689 等。其中,D2-Audio 的 DAE3、DAE6 功能尤为强大,其可编程模块为厂商实现个性化设计提供了便利。国内上述三家企业所使用的DSP分别来自 TI、D2-Audio 和 MPS。
P2P架构的PWM放大部分可采用集成模块或分立元件实现。早期支持PWM输入的功放模块有 TI 的 TAS51xx/TAS53xx/TAS56xx 系列,以及 APOGEE 的 DDX21xx/DDX22xx 系列——TI 为双N沟架构,APOGEE 为PN沟架构。如今可选方案更为丰富。分立方案中,支持双N沟PWM输入的驱动芯片较少,如英飞凌的 IRS20957SPBF、IRS20965S 和 TI 的 LM5113;而支持PN沟的驱动则选择更多,甚至可采用分离式驱动等更优拓扑,从而进一步压缩Td,提升音质。值得注意的是,氮化镓技术同样可应用于P2P架构,其潜力不限于DAP。
题外一提:PWM放大原理早在1958年就已提出,直至21世纪才真正得以广泛应用,其背后是硬件技术对理论实现的长期制约。在当前晶体管技术尚未完全达到理论理想状态的情况下,盲目追求更高的PWM频率并不可取。频率与死区时间(Td)在THD表现上呈反比关系:频率越高,Td必须相应减小才能维持原有THD水平,否则只会导致失真增大。所谓“高PWM频率优势论”多基于平面几何理解,而实际上晶体管的抛物线跟随特性可在一定程度上弥补采样频率的不足——否则在存储技术高度发达的今天,CD的44.1kHz采样率早已被更高规格所取代。
最后,P2P架构在理念上与解码器(DAC)异曲同工,区别在于其输出功率足以直接驱动扬声器发声。某种意义上,我们可将其视为一台“大功率解码器”。
[ 本帖最后由 老窖 于 2025-12-4 22:27 编辑 ]
附件: 您所在的用户组无法下载或查看附件